2024-03-29T10:09:22Z
https://nagoya.repo.nii.ac.jp/oai
oai:nagoya.repo.nii.ac.jp:00021648
2023-01-16T04:10:54Z
320:321:322
Introduction of an SFQ integrator for improvement of complementary delta analog-to-digital converters
相補型デルタアナログ-デジタル変換器の性能改善に向けた積分器の導入
楠本, 哲也
63809
宮嶋, 茂之
63810
松岡, 宏弥
63811
藤巻, 朗
63812
KUSUMOTO, Tetsuya
63813
MIYAJIMA, Shigeyuki
63814
MATSUOKA, Hiromi
63815
FUJIMAKI, Akira
63816
SFQ回路
相補型デルタA/D変換器
積分器
SFQ circuit
complementary delta ADC
integrator
本稿では相補型デルタアナログ-デジタル(A/D)変換器への積分器の導入について述べる。相補型デルタA/D変換器に積分器を組み込むことでSignal-to-Noise Ratio(SNR)を20dB改善することが可能である。積分器の導入にあたり、我々はまず相補型デルタA/D変換器のデジタル部にあたる積分器と間引きフィルタの動作実証を行い、6.5GHzまでの動作を確認した。さらに、同回路に変調器も組み合わせた相補型デルタA/D変換器全体での動作実証にも成功した。
We have studied the development of an SFQ integrator for improvement of complementary delta analog-to-digital converters. The complementary delta analog-to-digital converter which is incorporated the SFQ integrator makes it possible to improve the SNR about 20dB. Then, we demonstrated the integrator and the decimation filter which is digital circuits of the complementary delta ADC. As a result, the circuits operated up to 6.5 GHz. Furthermore, we successfully demonstrated the complementary delta analog-to-digital converter which is incorporated an SFQ integrator.
(超伝導マイクロ波応用,信号処理基盤技術及びその応用,一般)
IEICE Technical Report;2011-6
journal article
一般社団法人電子情報通信学会
2011-07
application/pdf
電子情報通信学会技術研究報告. SCE, 超伝導エレクトロニクス
130
111
29
34
http://ci.nii.ac.jp/naid/110008800741/
http://hdl.handle.net/2237/23796
0913-5685
https://nagoya.repo.nii.ac.jp/record/21648/files/110008800741.pdf
jpn
IEICE Technical Report;2011-6
http://ci.nii.ac.jp/naid/110008800741/
(c)一般社団法人電子情報通信学会 本文データは学協会の許諾に基づきCiNiiから複製したものである