@article{oai:nagoya.repo.nii.ac.jp:00021651, author = {滝波, 拓海 and 伊藤, 将人 and 北山, 敦史 and 田中, 雅光 and 藤巻, 朗 and TAKINAMI, Takumi and ITO, Masato and KITAYAMA, Atsushi and TANAKA, Masamitsu and FUJIMAKI, Akira}, issue = {138}, journal = {電子情報通信学会技術研究報告. SCE, 超伝導エレクトロニクス}, month = {Jul}, note = {本稿では電源電圧V_bを小さくしたSFQ回路での受動伝送線路(PTL:Passive Transmission Line)配線技術の検討について述べる。電源電圧V_bを小さくすることでSFQ回路の消費電力を低減することが可能である。さらに、低電圧駆動SFQ回路の高速動作、更なる低消費電力化を図るためには、PTLの導入が必要不可欠である。我々は、低電圧駆動PTL送受信回路を設計し、高速試験でのバイアスマージン及び上限動作周波数の測定を行った。その結果、波形は出力されるもののbitずれというタイミングエラーが見られた。その原因として低電圧領域でのバイアス共通部分で電流の回り込みが発生していると推測し、シミュレーションレベルで解析を行ったところ、推測した現象が確認された。, We have studied on Passive Transmission Line technique used in rapid-single-flux-quantum(RSFQ) circuits biased by low voltages. The power consumption of RSFQ circuits is able to reduce by lowing bias voltages. Even in the RSFQ, the PTLs are essential for obtaining high-speed, further low energy consumption. We designed the PTL on the high-speed test and measured the width of bias current margin and maximum operating frequency. As a result, the circuits output the timing error. We speculate the reason of this error. One bias current flowed in other bias line in low voltage area. So, we analyze it used by simulation., (信号処理基盤技術及びその応用,一般), IEICE Technical Report;SCE2012-13}, pages = {25--30}, title = {低電圧駆動SFQ回路におけるPTL配線技術の検討}, volume = {112}, year = {2012} }