@article{oai:nagoya.repo.nii.ac.jp:00021657, author = {高田, 賢介 and 早川, 雄飛 and 田中, 雅光 and 藤巻, 朗 and TAKATA, Kensuke and HAYAKAWA, Yuhi and TANAKA, Masamitsu and FUJIMAKI, Akira}, issue = {149}, journal = {電子情報通信学会技術研究報告. SCE, 超伝導エレクトロニクス}, month = {Jul}, note = {現在、様々な研究機関で単一磁束量子(Single Flux Quantum, SFQ)論理回路を用いたディジタル回路の研究が行われている。その中で、我々はマイクロプロセッサの研究を行っている。これまで実証されたSFQマイクロプロセッサでは、ビットシリアル・アーキテクチャが用いられてきた。そこで、マイクロプロセッサのさらなる性能向上のため、ビットスライス・アーキテクチャの導入を念頭にビットスライス・アダーの設計を行った。本稿では、ビットパラレル、シリアル、スライス・アーキテクチャを紹介し、それらに基づくアダーの性能を演算時間と回路規模から比較し評価した。またビット・スライス幅が2ビットのビットスライス・アダーを設計し、AIST 10kA/cm^2 Nbアドバンストプロセスを用いて試作を行い、高速試験において動作実証に成功したので報告する。, A large number of researches on designing digital circuits by using SFQ logic circuits have been undertaken extensively. We have been developing SFQ microprocessors. In our demonstrated SFQ microprocessors, bit serial architectures were used. In order to increase the performance of the microprocessors, we have designed a bit-slice adder toward introduction of a bit-slice architecture. In this paper, we present a bit-parallel, serial, and slice architectures, and we compare and evaluate the operating times and circuit sizes of the adders based on these architectures. We also report design of a 2-bit bit-slice adder using AIST 10 kA/cm^2 niobium advanced process, and demonstration of its high-speed operation., (信号処理基盤技術及びその応用,一般), IEICE Technical Report;SCE2013-12}, pages = {11--16}, title = {10kA/cm^2プロセスを用いた2-bitビットスライス・アダーの設計と評価}, volume = {113}, year = {2013} }